1.负责多个数字图像传感器的并行驱动、并行数据采集、并行处理、并行传输、并行存储等相关的高质量FPGA程序的编写、时序分析、调试;
2.量产后对重大技术问题及时处理、解决,反馈给项目相关人员,并跟踪、推动改善。
1.电子类,精密仪器类,通信、自动化或相关专业大学本科毕业两年以上或研究生毕业一年以上工作经验;
2.精通verilog或VHDL语言、以及FPGA时序分析,能够独立完成FPGA算法与系统实现;
3.熟悉Xilinx的MIPI DPHY、MIPI CSI2、XDMA、PCIe 3.0等各类IP核与模块的使用与开发;
4.具有很强的自学能力、抗压能力、开拓创新精神,勇于挑战全新技术的研究与开发者优先。